원스톱 전자 제조 서비스를 통해 PCB 및 PCBA에서 전자 제품을 쉽게 얻을 수 있습니다.

끌어당기는 전류, 관개 전류, 흡수 전류란 무엇입니까?

끌어당기는 전류와 관개 전류는 회로 출력 구동 기능을 측정하는 매개변수입니다(참고: 당기기와 관개는 모두 출력 끝 부분에 대한 것입니다., 즉 드라이버 용량) 매개변수입니다. 이 진술은 일반적으로 디지털 회로에서 사용됩니다.

여기에서는 먼저 칩 매뉴얼의 당김 및 관개 전류가 매개변수 값이라는 점을 설명해야 합니다. 이는 실제 회로의 출력 단자 당김 및 관개 전류의 상한(허용되는 최대값)입니다.

아래에서 언급할 개념은 회로에서의 실제 값이다.

dtrgfd (1)

디지털 회로의 출력은 높음, 낮음(0, 1)뿐이므로 전기적 값은 다음과 같습니다.

하이 레벨 출력이 출력되면 일반적으로 출력이 부하에 제공됩니다. 전류의 값을 "풀 전류(Pull Current)"라고 합니다.

저레벨 출력이 일반적으로 부하를 흡수하는 전류일 때, 흡수 전류의 값을 "관수(진입) 전류"라고 합니다.

입력 전류 장치의 경우:

들어오는 전류와 흡수 전류가 입력됩니다. 전류는 수동적이며 흡수 전류는 활성입니다.

dtrgfd (2)

외부 전류가 칩 핀을 통과하는 경우 칩에 '흐르는' 것을 관개 전류(관개됨)라고 합니다.

반대로, 칩에서 칩 핀을 통과하는 내부 전류가 '흐르는' 경우 끌어당기는 전류(당겨지는)라고 합니다.

출력 구동 용량을 측정할 수 있는 이유는 무엇입니까? 교차로

논리 도어 출력이 낮은 경우, 논리 도어로 관개되는 전류를 관개 전류라고 합니다. 관개 전류가 클수록 출력 끝의 낮은 레벨이 높아집니다. 이는 3극관의 출력 특성 곡선에서도 확인할 수 있습니다. 관개 전류가 클수록 포화 전압 강하가 커지고 저레벨이 커집니다. 그러나 로직 도어의 낮은 레벨은 제한되어 있으며 최대 UOLMAX를 갖습니다. 로직 도어에서 작업할 때 이 값을 초과하는 것은 허용되지 않습니다. TTL 로직 도어의 사양은 UOLMAX ≤0.4 ~ 0.5V를 지정합니다. 따라서 관개 전류의 상한이 있습니다.

논리적 도어 출력 끝이 높을 때, 논리 도어 출력단의 전류가 논리 도어 밖으로 흐르고 있습니다. 이 전류를 풀 전류(Pull Current)라고 합니다. 풀 전류가 클수록 출력단의 하이 레벨이 낮아집니다. 이는 출력 레벨 3극관에 내부 저항이 있고 내부 저항의 전압 강하로 인해 출력 전압이 감소하기 때문입니다. 풀 전류가 클수록 출력단의 하이 레벨이 낮아집니다. 그러나 로직 도어의 상위 레벨은 제한되어 있으며 최소 UOHmin이 있습니다. 로직 도어에서 작업할 때 이 값을 초과하는 것은 허용되지 않습니다. TTL 로직 도어 사양의 사양은 uohmin ≥2.4V입니다. 따라서 풀 전류의 상한도 있습니다.

출력단의 풀 전류와 관개 전류에 상한이 있음을 알 수 있습니다. 그렇지 않으면 하이 레벨 출력 시 풀 전류가 UOHMIN보다 출력 레벨을 낮춥니다. 낮은 수준의 출력일 때 관개 전류는 출력 수준을 UOLMAX보다 높게 만듭니다.

따라서 당김 및 관개 전류는 출력 구동 능력을 반영합니다. (칩의 당김 및 관개 전류 매개변수 값이 클수록 칩이 더 많은 부하를 연결할 수 있음을 의미합니다. 왜냐하면 관개 전류와 같은 부하가 부하이기 때문입니다.

dtrgfd (3)

높은 수준의 입력 전류는 작기 때문에 마이크로 수준에서는 일반적으로 고려할 필요가 없습니다. 낮은 수준의 전류는 크고 밀리암페어 수준입니다.

따라서 낮은 수준의 관개 전류에는 문제가 없는 경우가 많습니다. 팬을 사용하여 유사한 문을 구동하는 논리 도어의 기능을 설명합니다. 동정심의 팬 아웃은 로우 레벨의 최대 출력 전류와 로우 레벨의 최대 입력 전류의 비율입니다.

집적 회로에서 흡입 전류, 끌어당김 전류 출력 및 관개 전류 출력은 매우 중요한 개념입니다.

활성 출력 전류인 풀업 및 누출은 출력 출력 전류에서 발생합니다.

관개는 출력 포트에서 유입되는 충전, 수동 입력 전류입니다.

고통은 입력 포트에서 흘러 들어오는 전류를 적극적으로 흡입하는 것입니다. 

흡입 전류와 관개 전류는 칩의 외부 회로에서 칩으로 흐르는 전류입니다. 차이점은 흡수 전류가 활성화되어 흡수 전류가 칩 입력 끝에서 흐른다는 것입니다. 쏟아지는 전류는 수동적이며 출력 끝에서 흐르는 전류는 전류로 호출됩니다.

풀 전류는 디지털 회로 출력 하이 레벨이 부하에 제공하는 출력 전류입니다. 관개 전류가 디지털 회로에 대한 입력 전류일 때 출력이 낮은 레벨입니다. 이는 실제로 입력 및 출력 전류 기능입니다.

흡수전류는 입력단자(입력단 입력)에 대한 것이며, 끌어당김 전류(출력단이 흘러나오는)와 관수전류(출력단이 관개됨)를 상대적으로 출력한다.


게시 시간: 2023년 7월 8일